HMC7044LP10BETR:帶JESD204B接口的高性能、3.2 GHz、14路輸出抖動衰減器概述HMC7044是一款高性能雙環(huán)路整數N分頻抖動衰減器,能夠選擇參考并生成超低相位噪聲的頻率,支持配有并行或串行(JESD204B型)接口的高速數據轉換器。HMC7044具有兩個可通過SPI選擇的整數模式PLL…
HMC7044LP10BETR:帶JESD204B接口的高性能、3.2 GHz、14路輸出抖動衰減器
概述
HMC7044是一款高性能雙環(huán)路整數N分頻抖動衰減器,能夠選擇參考并生成超低相位噪聲的頻率,支持配有并行或串行(JESD204B型)接口的高速數據轉換器。
HMC7044具有兩個可通過SPI選擇的整數模式PLL和交疊的片內VCO,調諧范圍分別達2.5 GHz和3 GHz。 該器件旨在滿足GSM和LTE基站設計的要求,并通過多種時鐘管理和分配特性來簡化基帶和無線電卡時鐘樹的設計。 HMC7044提供14路低噪聲且可配置的輸出,可以靈活地與許多不同器件接口,包括數據轉換器、現場可編程門陣列(FPGA)和混頻器本振(LO)。
應用
? JESD204B時鐘產生
? 蜂窩基礎設施(多載波GSM、LTE、W-CDMA)
? 數據轉換器時鐘
? 微波基帶卡
? 相控陣參考分配
特征
超低rms抖動: 典型值:44 fs(12 kHz至20 MHz,2457.6 MHz)
噪底: ?156 dBc/Hz (2457.6 MHz)
低相位噪聲: ?141.7 dBc/Hz(800 kHz時,983.04 MHz輸出)
PLL2最多提供14路LVDS、LVPECL或CML型器件時鐘(DCLK)
CLKOUTx/CLKOUTx和SCLKOUTx/SCLKOUTx最高頻率達3200 MHz
JESD204B兼容系統(tǒng)參考(SYSREF)脈沖
25 ps模擬延遲和? VCO周期數字延遲,14個時鐘輸出通道各自都能對延遲進行編程
相位噪聲與功耗的關系可通過SPI編程
SYSREF有效中斷可簡化JESD204B同步
窄帶、雙核VCO
最多2個緩沖壓控振蕩器(VCXO)輸出
LVDS、LVPECL、CMOS和CML模式下最多4個輸入時鐘
頻率保持模式可保持輸出頻率
信號丟失(LOS)檢測和無中斷參考切換
4個GPIO報警/狀態(tài)指示器,可確定系統(tǒng)健康程度
支持最高6000 MHz的外部VCO輸入
片內穩(wěn)壓器提供出色的PSRR
68引腳、10 mm × 10 mm LFCSP封裝
深圳市明佳達電子有限公司供求帶JESD204B接口的 HMC7044LP10BETR高性能、3.2 GHz、14路輸出抖動衰減器。
如有需要歡迎聯系我們:
聯系人:陳先生
QQ:1668527835
電話:13410018555
郵箱:chen13410018555@163.com
電話咨詢:86-755-83294757
企業(yè)QQ:1668527835/ 2850151598/?2850151584/ 2850151585
服務時間:9:00-18:00
聯系郵箱:chen13410018555@163.com/sales@hkmjd.com
公司地址:廣東省深圳市福田區(qū)振中路新亞洲國利大廈1239-1241室
CopyRight?2022 版權歸明佳達電子公司所有 粵ICP備05062024號-12
官方二維碼
友情鏈接: